Av teknologi, Elektronikk
JK-flip-flop. Prinsippet for operasjonen, funtsktsionalnye krets sannhet tabellen
En utløser er en enkel digital maskin. Den har to tilstand stabilitet. En av dem er satt til "1", og en annen - "0".
I fremgangsmåten for realisering av logiske forbindelser skille mellom følgende typer enheter som er nevnt: JK-flip-flop, RS-flip-flop, T-flip-flop, D-flip-flop , etc ...
Gjenstand for vår diskusjon i dag er en type maskiner JK. De skiller seg fra RS-enheter som når de påføres på inngangsinformasjonen forbudt for RS-triggere, som er lagret invertert i sin informasjon.
Presentere din oppmerksomhet hoppe tabellen, som beskriver arbeidet med JK-flip-flop. For å minimalisere kata Carnot avledet karakteristiske ligning for den aktuelle enheten: Q (t + 1) = Qt K't V Jt Q't.
Tabellen viser at tilstanden av anordningen bestemmes ikke bare av verdiene av informasjonen til inngangene J og K, men også tilstanden for utgangs Qt, som tidligere fastslått JK-flip-flop. Dette gjør det mulig å bygge en funksjonell ordning av slike enheter på to-trinns maskiner RS type. JK-enheter er synkron og asynkron.
For utformingen av JK-flip-flop RS av de synkrone enhetene to-trinns typen som kreves for å koble sammen to trinnet RS tilbakemeldinger maskinutgangene til inngangene til AND-portene sin første trinn.
Driftsprinsippet til JK-utløse: Hvis informasjonen (J og K) anordning tilføres til inngangsnivået til null, vil utgangen fra OG-IKKE (1 og 2) er stilt inn på ett nivå, og JK-flip-flop vil beholde sin status. For eksempel, vil Q være lik logisk null, Q '- logisk enhet. I dette tilfellet, når signalet J og C, som tilsvarer en logisk enhet til AND-HE1 inngangssett og en logisk null, henholdsvis en logisk en nivå ved innløpet av den første T-flip-flop. Ved demontering av klokkesignalet (C null) tilstand av innretningen nivå utgang T-type logikk-null fra AND = HE3 føres til inngangen på det andre T-flip-flop. Som et resultat av JK-flipp-flopp-bryteren til et logisk-on tilstand (i hvilket tilfelle Q er lik en, og Q 'er lik null). Nå, dersom inngangs flip-flop (K og C) et signal som tilsvarer en logisk en, utgangssignalet fra AND-HE2 logisk null etablerer en første T-flip-flop i nulltilstand. Etter fjerning av klokkesignalet fra utgangssiden av OG-HE4 logisk null blir ført til inngangen av den andre automat av den type T, og JK-flip-flop er koblet til en logisk null-tilstand.
I utformingen av kompliserte logiske kretser er nødvendige for forskjellige typer av innretninger. Derfor fordelaktig å frem universal type apparatur som kan brukes i forskjellige moduser og modifikasjoner. I integrert kretsteknikk mest brukte synkrone D- og JK-flip-flops. I elektroniske datamaskiner allment bruke digitale JK-type maskiner med gruppe J, K og ekstra installasjon R, S-innganger. Hver gruppe er samlet sammen som gjør at du kan utvide den logiske muligheter og JK-flip-flop.
Automatiske anordninger av den type som er brukt i konstruksjonen av tellere (datamaskinnoden som utfører kontokode og å lagre den opptalte antall av signaler). For eksempel viser bildet en teller på JK-flip-flops. Den strukturelle organiseringen av det binære telleren med parallelloverføring er mye lettere hvis de bygger på JK-type enheter med innebygd logikk elementer I.
Dessuten har disse utløser blitt brukt i konstruksjonen av skiftregistre.
Skiftregistre - er noder som utfører forskyvning binær informasjon til høyre og til venstre av registeret i henhold til de styresignaler.
Similar articles
Trending Now